020-88888888

网站建设 APP开发 小程序

SOLUTIONS/方案

为您提供更有价值的思想和方案

您当前位置>主页 > 方案 >

盛图娱乐ADC0809引脚图、时序图、事情流程图详解

  ADC0809 是回收CMOS 工艺制造的双列直插式单片8 位A/D 转换器。(判别率) 判别率8 位,精度7 位,带8 个模仿量输入通道,有通道地点译码锁存器,输出带三态数据锁存器。启动信号为脉冲启动方法,最大可调理误差为±1LSB。(转换精度)

  ADC0809 内部没有时钟电路,故CLK 时钟需由外部输入,fclk 答允范畴为500kHz~1MHz,典范值为640kHz。每通道的转换需66~73 个时钟脉冲,约莫100~110μs。(转换时间)事情温度范畴为-40℃~+85℃。功耗为15mW,输入电压范畴为0~5V,单一+5V 电源供电。(量程)

  

ADC0809引脚图、时序图、事情流程图详解

  ADC0809的内部布局

  

ADC0809引脚图、时序图、事情流程图详解

  ADC0809引脚图

  adc0809引脚先容:

  IN0~IN7:8路模仿量输入端。

  D0~D7:8位数字量输出端。

  ADDA、ADDB、ADDC:3位地点输入线,用于选择8路模仿通道中的一路,选择环境见表。

  ALE:地点锁存答允信号,输入,高电平有效。

  START:A/D转换启动信号,输入,高电平有效。

  EOC:A/D转换竣事信号,输出。当启动转换时,该引脚为低电平,当A/D转换竣事时,该线脚输出高电平。

  OE:数据输出答允信号,输入,高电平有效。当转换竣事后,假如从该引脚输入高电平,则打开输出三态门,盛图娱乐,输出锁存器的数据从D0~D7送出。

  CLK:时钟脉冲输入端。要求时钟频率不高于640KHZ. REF+、REF-:基准电压输入端。

  Vcc:电源,接+5V电源。

  GND:地。

  地点码与输入通道的对应干系

  

卤料包

  ADC0809时序图

  

卤料包

  ADC0809的事情流程如图所示:

  1.输入3位地点,并使ALE=1,将地点存入地点锁存器中,经地点译码器译码从8路模仿通道中选通一路模仿量送到较量器。

  2.送START一高脉冲,START的上升沿使逐次迫近寄存器复位,下降沿启动A/D转换,并使EOC信号为低电平。

  3.当转换竣事时,转换的功效送入到输出三态锁存器,并使EOC信号回到高电平,通知CPU已转换竣事。

  4.当CPU执行一读数据指令,使OE为高电平,则从输出端D0~D1读出数据。

相关案例查看更多